CV/Mission d'Ingénieur can lin freelance

Je dépose une mission gratuitement
Je dépose mon CV
Vous êtes freelance ?
Sécurisez votre activité grâce au portage salarial !

Exemple de missions d'Alexandre,
Ingénieur can lin habitant le Val-de-Marne (94)

  • Responsable produit et développement FPGA

    SOCIETE: CIELE INGENIERIE
    Jan 2012 - aujourd'hui

    Développement de produits électroniques complexes depuis la création de la société CIELE.
    Projet: CI-LEX Platform.
    Développement d’une plateforme FPGA (matériel, IP, logiciel) générique.
    • Développement du produit:
    o Analyse de marché et positionnement du produit
    o Mise en place de partenariats avec des fondeurs et sous traitants
    o Rédaction des spécifications fonctionnelles sous formes d’exigences
    • Management d’une équipe R&D de 5 ingénieurs:
    o Suivit hebdomadaire qualité, coûts, délais, process
    o Analyse et suivi des risques projets
    • Projets réalisés :
    Détecteur d’éclair : Développement d’un capteur BF pour détecter et caractériser des éclairs.
    Le signal est capté par 3 antennes, puis adapter via une carte analogique de pré amplification / filtrage. Les signaux sont ensuite numérisés et traités par des algorithmes intégrer dans la plateforme CI-LEX.
    - Réalisation du planning et du budget
    - Choix et justification de l’architecture
    - Rédaction de la spécification
    - Suivit du projet
    Carte de distribution d’alimentation: Développement d’une carte de distribution d’alimentation pour 10 équipements alimentés par batterie et gérer par une centrale d’acquisition.
    - Développement de la carte électronique sous Altium
    - Suivit du routage
    - Développement en VHDL du CPLD
    Carte d’acquisition analogique/numérique 4 canaux à 20 MSPS : Développement d’une carte d’acquisition pour traitement numérique sur FPGA
    - Architecture électronique et choix composants
    - Suivit projet
    FPGA system validation board : Développement d’une carte permettant de valider des systèmes numériques en avance de phase. L’objectif est de pouvoir simuler numériquement l’environnement réel du système.
    - Architecture électronique
    - Suivit projet
    FPGA IP: Développements de plusieurs IP génériques.
    - Planning
    - Rédaction des spécifications fonctionnelles et architectures sous forme d’exigence
    - Suivit du développement
    - Tests et validations

  • SOCIETE: PHILIPS AUTOMOTIVE LIGHTING
    Jan 2010 - Jan 2012

    Projet : Feux de jour à LED – Paris / Chine / Allemagne / Bulgarie / Belgique
    Responsable des Projets de développement des éclairages feux de jour à LED automobile, after-market des constructeurs ou fournisseurs, pour des lancements internationaux.
    Fonction : Chef de projet
    Gestions de 5 projets aftermarket de l’étude de marché au lancement commercial.
    Gestions de 2 projets en première monte pour TOYOTA (Bruxelles), et BMW (Munich) de la spécification au démarrage série.
    Volume / projet : 10 à 50Kpcs ….
    • Interlocuteur principal Client pour tous les Projets constructeur
    • Gestion Qualité / Coût / Délai des développements
    • Définition et mise en place des Roadmaps Produits avec les managers Business et Global Marketing
    • Gestion : qualité projet (1000ppm), coût (~1M€ de budget R&D annuel) et délai (6-12 mois)
    • Plan de réduction des coûts (10% cost savings)
    • Management des équipes : Architectes système à Aachen ; experts Optique et Design à Eindhoven ; Achats, R&D, logistique, Qualité Développement/Fournisseur à Shanghai (min. 12 personnes)

  • responsable de conception électronique

    SOCIETE: VALEO DEI
    Jan 2008 - Jan 2010

    Projet: TCM COM A9
    Réalisation d’un ensemble Haut De Colonne (HDC) destiné à être installé dans certains véhicules Peugeot et Citroën.
    Le HDC sert à gérer certaines fonctions sécuritaires et critiques dans la vie d’une voiture : gestion du transpondeur, la liaison RF (avec le Plip), les comodos, communication CAN et LIN avec d’autres équipements.
    Taches réalisées :
    Analyse du besoin
    Gestion de la traçabilité des exigences
    Justification de composants sous Mathcad et Pspice
    Conception de la carte électronique
    Gestion des essais CEM
    Gestion des essais climatiques
    Gestion du routage, de la fabrication et du câblage des cartes
    Réalisation de l’AMDEC
    Suivi des essais de validation

    Environnement technique : Outils de CAO : Cadence Outils de bureautique : Microsoft Office, Mathcad Électronique : alimentation, RF, CAN, son polyphonique,
  • : Responsable Hardware FPGA

    SOCIETE: CIELE INGENIERIE
    Jan 2007 - Jan 2008

    Projet : MSAV25K
    Développement d’un détecteur de tension / courant caténaire (SIL2/3) pour de la distribution d’alimentation reconfigurable en environnement ferroviaire.
    Taches réalisées :
    Analyse du besoin
    Suivi du projet
    Définition de l’architecture du système
    Conception de la carte électronique
    Spécification et conception détaillée de la carte
    Conception détaillé du firmware
    Étude et test de la consommation d’une liaison SPI optique
    Étude et intégration des IP FIR d’Altera dans le FPGA
    Étude et intégration d’un autotest
    Développement en VHDL du FPGA
    Simulation RTL sous Modelsim
    Intégration, validation et mise au point du système
    Environnement technique :
    Technologies : FPGA (Altera Cyclone 2 et Cyclone 3)
    Interface de communication : SPI
    Outils de CAO : Altium designer
    Outils de développement : Quartus
    Outils de bureautique : Microsoft Office
    langage : VHDL
    Électronique : Filtrage numérique, comptage numérique, ADC, DAC, Fonctions trigonométriques, alimentation optique.
    Projet : Réalisation d’une carte électronique pour un banc de test d’un système radar
    Taches réalisées :
    Analyse du besoin
    Suivi du projet
    Définition de l’architecture du système
    Conception de la carte électronique
    Spécification et conception détaillée de la carte
    Développement en VHDL du CPLD
    Validation et mise au point du système

    Environnement technique : Technologies : CPLD (Altera MAX II) Interface de communication : RS485 Outils de CAO : Altium designer Outils de développement : Quartus 7.2 langage : VHDL  
  • Coordinateur Hardware

    _JOHNSON CONTROLS
    Jan 2007 - Jan 2007

    Projet : Réponse à appel d’offre pour un Display intégrant un FPGA
    Analyse du cahier des charges
    Définition de l’architecture
    Lancement des appels d’offres auprès des fournisseurs
    Spécification des études de faisabilités de routages et thermiques
    Estimation du coût
    Mise en place du planning Hardware en coordination avec les autres métiers
    Rédaction de la proposition technique
    Poste : Ingénieur Hardware
    Projet : Développement d’un afficheur avec Bluetooth.
    Proposition d’architecture
    Étude de faisabilité de transmission vidéo via Bluetooth

    Environnement technique : Microcontrôleur : Renesas SH2/ SH4 Bluetooth : CSR, Alps FPGA : Cyclone 2 Interface de communication : USB, I2C, CAN, LVDS, SPI
  • Ingénieur hardware, gestion de projets

    SOCIETE: TEMEX SYNC
    Jan 2006 - Jan 2007

    Projet : Etude et développement d’un produit de synchronisation par GPS temps et fréquence.
    Produit constitué de 2 modules horloges synchronisés par GPS afin d’assurer la redondance. Une 3ème carte assure les fonctions de distributions temps / fréquence ainsi que la commutation. Le tout est contrôlé par une carte PC104.
    Taches réalisées :
    Tâche de gestion :
    o Gestion des approvisionnements et recherche de doubles sources en avance de phase
    o Gestion de l’implantation (placement, routage)
    o Gestion des sous traitants et fournisseurs (placement routage, approvisionnements, mécanique)
    o Rédaction des spécifications du module de commutation
    o Rédaction du dossier de définition
    Tâche technique :
    o Conception de l’architecture du système.
    o Saisie de schéma sous Orcad
    o Etude théorique, simulation et test des blocs analogique
    o Conception de l’étage de sortie (amplificateur + filtre)
    o Etude de l’implantation du protocole IEEE1588
    o Etude et tests C.E.M.
    o Etude du bruit de phase
    o Développement en VHDL du FPGA
    Environnement technique :
    Technologies : FPGA (Altera), NIOS II, PC104, GPS
    Interfaces de communications : RS232, Ethernet, I2C, IEEE1588
    Outils de CAO : Orcad
    Outils de développement : Quartus
    Outils de bureautique : Microsoft Office
    langage : VHDL
    Electronique : Filtrage analogique, AC/DC, DC/DC, CEM
    Autres : GPS, asservissement, Filtrage de Kalman
    Projet : géo localisation militaire.
    Conception d’une carte, sur équipement de synchronisation, de génération de signaux analogiques et numériques.
    Taches réalisées :
    Saisie de schéma sous Orcad
    Développement en VHDL du FPGA
    Gestion des sous traitants (placement routage, fabrication du PCB, approvisionnements, mécanique, câblage)
    Gestion des modifications des composants du produit de synchronisation et du software embarqué
    Modification du filtre analogique de sortie
    Rédaction du dossier de définition
    Rédaction du plan de tests
    Recette finale avec le client

    Environnement technique : Technologies : FPGA (Altera), GPS Interfaces de communications : RS422, SPI, Bus micro Outils de CAO : Orcad Outils de développement : Quartus Outils de bureautique : Microsoft Office langage : VHDL
  • Ingénieur design et support

    SOCIETE: AXESS TECHNOLOGY (RENNES)
    Jan 2005 - Jan 2005

    Projet : gestion d’une flotte automobile
    Conception d’une carte GPS
    Taches réalisées :
    Elaboration du cahier des charges
    Conception de la carte électronique
    Mise en place des procédures de test
    Supervision de la production en usine
    Implém...

Voir le profil complet de ce freelance

Profils similaires parfois recherchés

CV Ingénieur can lin, Missions Ingénieur can lin, Ingénieur can lin freelance

Les nouvelles missions d'Ingénieur can lin

Ingénieur système embarqué Autosar

AUTOSAR C/C++ embarqué PYTHON
ASAP
75 Paris
24 mois
Voir la mission

Ingénieur système embarqué Autosar

AUTOSAR C/C++ embarqué PYTHON
ASAP
75 Paris
24 mois
Voir la mission

Développeur C/Drivers

C
ASAP
Sophia Antipolis
12 mois
Voir la mission

Ingénieur CAN/LIN

ASAP
75 - Paris
3 mois
Voir la mission

Analyste programmeur C/C++

C C++
A définir
95 - Cergy
6 mois
Voir la mission
Je trouve ma mission

Les derniers CV d'Ingénieur can lin disponibles

CV Développeur C ANSI
Pierre-Olivier

Développeur C ANSI

  • MONTAMISE
C ANSI C++
CV Développeur C
Hassane

Développeur C

  • CHOISY-LE-ROI
MBD C C++ JAVA PYTHON
CV Développeur C
Marc

Développeur C

  • LA FERTÉ-BERNARD
VBA C
Bientôt disponible
CV Management
Djelloulm

Management

  • NEUILLY SUR MARNE
PMI PMP PROJECT MANAGEMENT OFFICE AGILE AGILE XP
Disponible
CV Ingénieur IA, Python et Systèmes Embarqués
Abdelkarim

Ingénieur IA, Python et Systèmes Embarqués

  • BRÉTIGNY-SUR-ORGE
PYTHON LINUX UBUNTU SYSTEMES EMBARQUES AGILE AZURE MONGODB NoSQL C PHP Data science
Disponible
CV Ingénieur logiciel Linux embarqué C/C++
Jean Bosco

Ingénieur logiciel Linux embarqué C/C++

  • SARTROUVILLE
C LINUX SYSTEMES EMBARQUES C++ PYTHON GROOVY
Disponible
CV Ingénieur Informatique & DevOps
Dhaou

Ingénieur Informatique & DevOps

  • PALAISEAU
PYTHON SQL DOCKER Github GITLAB DJANGO API RESTful C++ AZURE
Disponible
CV Ingénieur d'études PLC
Oualid

Ingénieur d'études PLC

  • MEUDON-LA-FORÊT
PLC SIMATIC WinCC STEP7 SIEMENS Tia Portal Rockwell SCADA CATIA
Disponible
CV Ingénieur architecture et développement embarqué
Oumaima

Ingénieur architecture et développement embarqué

  • COLOMBES
C++ XML GIT SVN LINUX EMBARQUE AUTOSAR SCRIPT SHELL PYTHON JENKINS MATLAB
Disponible
CV Développeur Senior ANDROID/Kotlin/Java/Flutter
Huu Hien

Développeur Senior ANDROID/Kotlin/Java/Flutter

  • PARIS
ANDROID Kotlin JAVA MVVM BDD XML FLUTTER
Disponible
Je trouve mon freelance