Expertise, spécification, conception, développement et maintenance d’outils pour des bancs de tests optroniques.
Conception et développement de solutions logicielles en intégrant les contraintes techniques (IHM, séquenceur, commande de périphériques du banc).
Plan de Validation, tests unitaires, intégration
Traçabilité et non-régression des logiciels
Préparation de la livraison sur site
- Spécification, proposition, conception, mise en production, développement et maintenance d’outils pour le test de décodeurs et routeurs résidentiels.
Conception et développement de solutions (logiciels et électroniques) en intégrant les contraintes techniques ainsi que l’ergonomie des postes de travail.
Garantie de la couverture de test globale
Validation des produits, moyens de test et documentation
Suivi et amélioration du First Pass Yield
- Support clients et Validation de la gamme de produits M2M de Kerlink.
Evolution des bancs de test existant
Etablissement de propositions techniques
Validation des évolutions software et hardware
Maintenance et évolution technique des équipements mis en place
Support client : Accompagnement des clients sur les différents produits Kerlink : Calculateurs Linux communicants.
- Spécification, conception, mise en production et maintenance d’outils pour le test de décodeurs et box.
Spécification de bancs de test en fonction des cahiers des charges/besoin client
Développement des solutions retenues (logiciels et électroniques) en intégrant les contraintes techniques ainsi que l’ergonomie des postes de travail.
Propositions et mise en place d’améliorations continues (Productivité/Qualité)
Organisation de l’industrialisation des nouveaux produits
- Implémentation d’un ajustement local sur la quantification d’un codeur H.264 basé sur les régions d’intérêt (cartes de saillances).
Compétences : Langage C, Compression vidéo H.264, Outils : Eclipse, SVN, Scrum- Conception d’un jeu «hexagrid » en langage C avec interface SDL.
- Programmation sur différents microcontrôleurs (Freescale, Atmel)
- Conception d’un timer en VHDL sur un FPGA.
Projet universitaire en collaboration avec EDF.
- Développement d’une carte analogique
- Traitement du signal par DSP (DSPic33f4012 et TMS320C6713)
- Transmission série UART
- Mise en place d’une IHM (Java)
- Elaboration d’un programme sous Labview permettant la vérification
métrologique de cartes type PXI.
- Parallélisation et portage de traitements pour codage H264 sur GPU avec OpenCL
Compétences : Langage C,C++, OpenCL, compression h264 Outils: Visual Studio, SVN, GDB, Scrum Normes : compression h264