Projet FTA MHP, Réalisation d’un décodeur numérique satellite Free to Air, capable de pouvoir exécuter des Xlets Java broadcastées.
Réalisation de l’architecture logiciel de la plate-forme Logicielle du projet, et aide à son intégration.
Développement de la partie Common Interface (Module PCMCIA pour le Control d’accès externe pour Betadigital).
Test d’une plate-forme décodeur numérique Conexant CX22490.
Utilisation du SDK (utilisant OpenTV, Mheg5).
Architecture : Utilisation de la méthode UML pour uniformiser les différents designs (Uses cases, Architecture Statique et Dynamique) des parties principales du décodeur numérique DEMOD, DEMUX, MPEG, COMM, …
Utilisation de Soda pour l’importation de schémas Rose dans un document Word ou Framemaker.
Projet TestAppli 1394, à partir du projet TestAppli réalisation d’un décodeur 1394 pour démonstration (reliant d’autres périphériques 1394, Disque Dur, Autre décodeur, magnétoscope numérique).
Réalisation de l’architecture logicielle du projet, développement, et intégration.
Réalisation du Design Graphique des menus et boutons 3D à l’aide de plug-in Photoshop 6.0 et Illustrator 8.0.
Projet TestAppli, reprise de l’ancien projet, pour en faire un produit de démonstration.
Réalisation de l’architecture logiciel du projet, développement, et intégration.
- Projet GPLUS3 Measat, application permettant de zapper sur des services satellites numériques avec affichage d’informations sur l’OSD.
Réalisation d’une partie du projet en C (sur OS20), la partie installation des services et zapping.
- Projet Irm88, Interface de régulation pour le moteur M88, Modification d’un projet
existant pour les moteurs civils. A partir d’une Station HP 9000/712 (OS Hpux 9.05)
sous X11R5 + Motif1.2 et d’un système VME.
- Réalisation d’une maquette de la partie PC sous Station HP 9000/700 (en Utilisant X11R5 + Motif1.2 pour la partie paramètrage et TCP/IP pour le serveur de communication entre la Station HP et le VME).
- Suite à la maquette réalisation d’un chiffrage du portage.
OS : PSOS, UNIX, Cibles : 68030, HP 9000/712, Langages : C, C++, Dbase4.
Projet Miniram, Système d’acquisition pour les bancs Moteurs Civils constitués d’une partie paramétrage des capteurs et suivi d’essai et d’une partie pour l’acquisition des données et leurs visualisations en Temps Réel (Système VME 5 CPU 68030 sous PSOS). Les deux parties sont liées entre elles par un lien Ethernet sous TCP/IP en point à point.
OS : PSOS, DOS, Cibles : 68030, PC, Langages : C, C++, Dbase4.